Diferencia principal
Front Side Bus, con el acrónimo de FSB, era una interfaz de comunicación para computadoras que se usaba anteriormente en los dispositivos basados en chips Intel, pero que se descontinuó después de su uso en las décadas de 1990 y 2000. Back Side Bus , con el acrónimo de BSB, es una interfaz de comunicación utilizada para computadoras y existe en la arquitectura del microprocesador para ayudar con la conexión de la CPU con la línea de memoria, en la mayoría de los casos L2.
Cuadro comparativo
Frente del lado del bus
Front Side Bus, con el acrónimo de FSB, era una interfaz de comunicación para computadoras que se usaban anteriormente en los dispositivos basados en chips Intel, pero que se descontinuó después de su uso en las décadas de 1990 y 2000. El FSB fue un segmento notable de ingeniería de PC que permitió a una CPU hablar con diferentes activos de estructura de PC. Asoció la memoria de estructura, los periféricos de entrada / rendimiento (E / S) y otras partes de la placa a la CPU y se convirtió en la primera conexión de transporte para obtener información alrededor del equipo de PC. Sea como fuere, aunque el FSB era una parte esencial, su velocidad limitada también lo convirtió en un cuello de botella notable. Dependiendo de la ejecución, algunas PC también pueden tener un transporte posterior que asocia la CPU a la reserva. Este tráfico y la reserva asociada a él son más rápidos que llegar a la memoria del marco (o RAM) a través del transporte frontal. La velocidad del primer transporte lateral se utiliza regularmente como medida inmediata de la ejecución de una PC. La velocidad del FSB se puede configurar utilizando el marco de la BIOS o con puentes situados en la placa base de la PC. Si bien la mayoría de las placas base le permiten configurar el FSB en cualquier configuración, asegúrese de que el FSB esté configurado correctamente a menos que planee overclockear la PC. Recuerde que una configuración inapropiada puede causar problemas, por ejemplo, bloqueos de equipos, degradación de la información o pueden surgir diferentes errores con equipos más establecidos. La velocidad del FSB se mide en hercios (Hz) y, además, se comunica regularmente en proporción a la velocidad de la CPU. La velocidad del primer transporte lateral se utiliza regularmente como medida inmediata de la ejecución de una PC. La velocidad del FSB se puede configurar utilizando el marco BIOS o con puentes situados en la placa base de la PC. Si bien la mayoría de las placas base le permiten configurar el FSB en cualquier configuración, asegúrese de que el FSB esté configurado correctamente a menos que planee overclockear la PC. Recuerde que una configuración inapropiada puede causar problemas, por ejemplo, bloqueos de equipos, degradación de la información o pueden surgir diferentes errores con equipos más establecidos. La velocidad del FSB se mide en hercios (Hz) y, además, se comunica regularmente en proporción a la velocidad de la CPU. La velocidad del primer transporte lateral se utiliza regularmente como medida inmediata de la ejecución de una PC. La velocidad del FSB se puede configurar utilizando el marco de la BIOS o con puentes situados en la placa base de la PC. Si bien la mayoría de las placas base le permiten configurar el FSB en cualquier configuración, asegúrese de que el FSB esté configurado correctamente a menos que planee overclockear la PC. Recuerde que una configuración inapropiada puede causar problemas, por ejemplo, bloqueos de equipos, degradación de la información o pueden surgir diferentes errores con equipos más establecidos. La velocidad del FSB se mide en hercios (Hz) y, además, se comunica regularmente en proporción a la velocidad de la CPU. Si bien la mayoría de las placas base le permiten configurar el FSB en cualquier configuración, asegúrese de que el FSB esté configurado correctamente a menos que planee overclockear la PC. Recuerde que una configuración inapropiada puede causar problemas, por ejemplo, bloqueos de equipos, degradación de la información o pueden surgir diferentes errores con equipos más establecidos. La velocidad del FSB se mide en hercios (Hz) y, además, se comunica regularmente en proporción a la velocidad de la CPU. Si bien la mayoría de las placas base le permiten configurar el FSB en cualquier configuración, asegúrese de que el FSB esté configurado correctamente a menos que planee overclockear la PC. Recuerde que una configuración inapropiada puede causar problemas, por ejemplo, bloqueos de equipos, degradación de la información o pueden surgir diferentes errores con equipos más establecidos. La velocidad del FSB se mide en hercios (Hz) y, además, se comunica regularmente en proporción a la velocidad de la CPU.
Autobús de la parte trasera
Back Side Bus, con el acrónimo de BSB, es una interfaz de comunicación utilizada para computadoras y existía en la arquitectura del microprocesador para ayudar con la conexión de la CPU con la línea de memoria, en la mayoría de los casos L2. BSB es un cambio en la rutina más tradicional con respecto a la utilización de un único transporte de marco porque un solo bus con frecuencia se convirtió en un cuello de botella extremo a medida que se expandían las CPU y la velocidad de la memoria. Debido a su naturaleza comprometida, el transporte posterior se puede adelantar para correspondencia con reserva, eliminando así los gastos generales de la convención y las banderas adicionales que se requieren para un autobús de gran utilidad. Además, dado que un BSB funciona con una separación más corta, normalmente puede funcionar a velocidades de reloj más altas, lo que amplía la ejecución general de la PC. Precediendo al procesador Pentium Pro de Intel, tanto la reserva L2 como la RAM utilizaron un transporte similar, lo que provocó un cuello de botella periódico y disminuyó el rendimiento general de la PC. A partir del Pentium Pro, el nivel 2 (L2) se incluye en un mismo módulo o chipset del procesador. Un transporte posterior (BSB) es un transporte interno que interconecta la unidad de manipulación focal con la memoria de la tienda, por ejemplo, reserva de nivel 2 (L2) y nivel 3 (L3). La CPU guarda frecuentemente memoria en reserva. Aquí almacena información que se utiliza de vez en cuando y que debe recuperarse rápidamente. La recurrencia del reloj BSB es comúnmente equivalente a la del procesador, y el siguiente bus también puede hacerse significativamente más extenso (256 piezas, 512 piezas) que FSB fuera de chip o en chip. A partir del Pentium Pro, el nivel 2 (L2) se incluye en un mismo módulo o chipset del procesador. Un transporte posterior (BSB) es un transporte interno que interconecta la unidad de manipulación focal con la memoria de la tienda, por ejemplo, reserva de nivel 2 (L2) y nivel 3 (L3). La CPU guarda frecuentemente memoria en reserva. Aquí almacena información que se utiliza de vez en cuando y que debe recuperarse rápidamente. La recurrencia del reloj BSB es comúnmente equivalente a la del procesador, y el siguiente bus también se puede hacer significativamente más extenso (256 piezas, 512 piezas) que FSB fuera de chip o en chip. A partir del Pentium Pro, el nivel 2 (L2) se incluye en un mismo módulo o chipset del procesador. Un transporte posterior (BSB) es un transporte interno que interconecta la unidad de manipulación focal con la memoria de la tienda, por ejemplo, reserva de nivel 2 (L2) y nivel 3 (L3). La CPU guarda frecuentemente memoria en reserva. Aquí almacena información que se utiliza de vez en cuando y que debe recuperarse rápidamente. La recurrencia del reloj BSB es comúnmente equivalente a la del procesador, y el siguiente bus también se puede hacer significativamente más extenso (256 piezas, 512 piezas) que FSB fuera de chip o en chip. Reserva de Nivel 2 (L2) y Nivel 3 (L3). La CPU guarda frecuentemente memoria en reserva. Aquí almacena información que se utiliza de vez en cuando y que debe recuperarse rápidamente. La recurrencia del reloj BSB es comúnmente equivalente a la del procesador, y el siguiente bus también se puede hacer significativamente más extenso (256 piezas, 512 piezas) que FSB fuera de chip o en chip. Reserva de Nivel 2 (L2) y Nivel 3 (L3). La CPU guarda frecuentemente memoria en reserva. Aquí almacena información que se utiliza de vez en cuando y que debe recuperarse rápidamente. La recurrencia del reloj BSB es comúnmente equivalente a la del procesador, y el siguiente bus también se puede hacer significativamente más extenso (256 piezas, 512 piezas) que FSB fuera de chip o en chip.
Diferencias clave
- Front Side Bus, con el acrónimo de FSB, era una interfaz de comunicación para computadoras que se usaba anteriormente en los dispositivos basados en chips Intel, pero que se descontinuó después de su uso en las décadas de 1990 y 2000. Por otro lado, Back Side Bus, con el acrónimo de BSB, es una interfaz de comunicación utilizada para computadoras y existía en la arquitectura del microprocesador para ayudar con la conexión de la CPU con la línea de memoria, en la mayoría de los casos L2.
- El propósito principal de un bus frontal era conectar el procesador a la memoria principal con la ayuda del caché de nivel 2. Por otro lado, el propósito principal del bus de la parte trasera era conectar el procesador con la caché de nivel 2.
- El bus de la parte trasera tiene una velocidad de procesamiento más rápida y el ciclo del reloj tarda menos en completarse. Mientras que el tiempo requerido para el ciclo del reloj y el tratamiento del bus frontal es más largo.
- The front side bus acts as a physical connection within the devices and operates at high frequency. On the other hand, the back-side bus is a separate link between the device and the bus hence has the same frequency as that of a processor.
- The minimum speed required for a back-side bus ranges up to 200 MHz. On the other hand, the lowest range for a front side bus typically ranges between 400 to 800 MHz